طراحی یک مبدل آنالوگ به دیجیتال پایپ لاین 8bit، 10ms/s در تکنولوژی 0.18?m cmos
پایان نامه
- وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده برق و الکترونیک
- نویسنده داود داعی نژاد
- استاد راهنما هومن نبوتی
- تعداد صفحات: ۱۵ صفحه ی اول
- سال انتشار 1389
چکیده
مبدل های آنالوگ به دیجیتال پایپ لاین که از رایج ترین مبدل های امروزی می باشند برای کاربردهای پر سرعت و وضوح متوسط قابل استفاده می باشند ولی توان مصرفی این مبدل ها چالش اصلی طراحی آن ها می باشند. خصوصا کاربردهای قابل حمل و مبتنی بر باتری، اهمیت توان مصرفی را افزایش می دهد. در این پایان نامه یک مبدل آنالوگ به دیجیتال پایپ لاین 8 بیتی با سرعت 1ms/s و توان مصرفی 2mw در تکنولوژی 0.18?m cmos طراحی و شبیه سازی شده است. فرکانس نمونه برداری تا 10ms/s قابل افزایش می باشد که امکان تبدیل سیگنال های با فرکانس 5mhz را فراهم می کند و بیانگر یک fom مناسب معادل 0.78 pj/(c.s) بوده که شایستگی مبدل را از نظر توان مصرفی نشان می دهد. از معماری 1.5b/stage در طراحی طبقات استفاده شده است که اصلاح دیجیتال خروجی ها و در نتیجه افزایش خطسانی را فراهم می سازد. از یک تقویت کننده عملیاتی دو طبقه تک سر برای تقویت سیگنال باقی مانده استفاده شده است که با یک روش جدید جبران سازی شده است. حذف مدار sha ورودی و تغییر در طرح زمان بندی سیگنال کلاک سبب بهبود توان مصرفی مبدل شده است.
منابع مشابه
کالیبراسیون دیجیتال مبدل آنالوگ به دیجیتال پایپ لاین radix-4
: مبدل های آنالوگ به دیجیتال با سرعت بالا و تعداد بیت بالا جزء بلوک های ساختاری مهم در بیشتر کاربردهای الکترونیکی هستند. مبدل های آنالوگ به دیجیتال یک پل ارتباطی بین دنیای آنالوگ و دیجیتال می باشند. انواع متفاوتی از مبدل ها همچون فلش، دو طبقه، چندبخشی و پایپ لاین از نوع سرعت بالا و تعداد بیت نسبتا بالا می باشند. از این دسته، معماری مبدل آنالوگ به دیجیتال پایپ لاین برای کاربردهایی همچون سیستم ها...
طراحی یک مبدل زمان به دیجیتال پایپ لاین
مفهوم اندازه گیری زمان نقش مهمی در قسمت های مختلفی از علم و فناوری چون ابزارهای اندازه گیری، فیزیک، قفل کننده های فاز دیجیتال و همچنین در دمدولاتورها و مبدل های داده ایفا می کنند. مبدل های زمان به دیجیتال که عملیات اندازه گیری و تبدیل بازه ی زمانی به خروجی دیجیتال را انجام می دهند، معمولا شامل دو بخش می شوند: بخش اول که مقدار زمان های بزرگ را اندازه گیری می کند و به طور معمول از یک شمارنده ساخت...
15 صفحه اولطراحی و شبیه سازی مبدل آنالوگ به دیجیتال پایپ لاین موازی با سرعت و دقت بالا در تکنولوژی cmos
در این پایان نامه در فصل اول مقدمه ا ی در باره ساختار پایان نامه بحث شده است در فصل دوم به معرفی ساختار های a/dهای با سرعت بالا پرداخته می شود . در فصل سوم به معرفی ساختار مبدل a/d پایپ لاین و مشکلات آن پرداخته و در ادامه در فصل چهارم ساختار a/dپایپ لاین 1.5 bit /stage معرفی می گردد.در فصل پنجم ساختار مبدلهای a/d time interleaved تشریح شده و مسائل و مشکلات موازی کردن مبدلهای...
15 صفحه اولطراحی و شبیه سازی یک مبدل آنالوگ به دیجیتال sigma - delta در تکنولوژی cmos
مبدلهای آنالوگ به دیجیتال فوق نمونه برداری بر اساس مدولاسیون سیگما دلتا، دستیابی به دقتهای بالای تبدیل را بدون نیاز به قطعات آنالوگ دقیق و المانهای تنظیم شده میسر ساخته اند. تنوع معماریها و امکان مبادله پارامترهای مختلف در سیستم های سیگما دلتا، چالشهای جدیدی را برای انجام طرحهای بهینه ایجاد کرده است . این بهینه سازی با توجه به جهت گیری نسبت به مجتمع سازی هر چه بیشتر و سازگاری با vlsi-cmos معمول...
15 صفحه اولطراحی و شبیه سازی مبدل آنالوگ به دیجیتال پایپ لاین مبتنی بر مقایسه گر ولتاژ پایین
در این پایان نامه، یک مبدل آنالوگ به دیجیتال پایپ لاین مبتنی بر مقایسه گر ولتاژ پایین طراحی شده است. با پیشرفت تکنولوژی طراحی آپ-امپ با بهره و پهنای باند بالا برای افزایش دقت ولتاژ خروجی طبقات پایپ لاین بسیار دشوار است. حذف آپ-امپ و جایگزین کردن آن به وسیله یک مقایسه گر و منبع جریان تاثیر زیادی در کاهش توان مصرفی داشته است. در طراحی مبتنی بر آپ-امپ با کاهش طول کانال ترانزیستور مشکلات زیادی برای...
15 صفحه اولمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - موسسه آموزش عالی غیرانتفاعی و غیردولتی سجاد مشهد - دانشکده برق و الکترونیک
کلمات کلیدی
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023